Published January 1, 2012
                      
                       | Version v1
                    
                    
                      
                        
                          Publication
                        
                      
                      
                        
                          
                        
                        
                          Open
                        
                      
                    
                  Design of A high performance low-power consumption discrete time Second order Sigma-Delta modulator used for Analog to Digital Converter
Description
This paper presents the design and simulations results of a switched-capacitor discrete time Second order Sigma-Delta modulator used for a resolution of 14 bits Sigma-Delta analog to digital converter.The use of operational amplifier is necessary for low power consumption, it is designed to provide large bandwidth and moderate DC gain.With 0.35µm CMOS technology, the ΣΔ modulator achieves 86 dB dynamic range, and 85 dB signal to noise ratio (SNR) over an 80 KHz signal bandwidth with an oversampling ratio (OSR) of 88, while dissipating 9.8mW at ±1.5V supply voltage.
Translated Descriptions
      
        ⚠️
        This is an automatic machine translation with an accuracy of 90-95%
      
      
  
    
       
  
    
       
  
    
       
  
    
  Translated Description (Arabic)
تقدم هذه الورقة نتائج التصميم والمحاكاة لمحول مكثف منفصل من الدرجة الثانية سيجما- دلتا المغير المستخدم في دقة 14 بت سيجما- دلتا التناظرية إلى محول رقمي. يعد استخدام مكبر الصوت التشغيلي ضروريًا لاستهلاك الطاقة المنخفض، وهو مصمم لتوفير عرض نطاق ترددي كبير وكسب تيار مستمر معتدل. مع تقنية CMOS 0.35ميكرومتر، يحقق المغير ΣΔ نطاقًا ديناميكيًا 86 ديسيبل، ونسبة إشارة إلى ضوضاء 85 ديسيبل (SNR) على نطاق ترددي إشارة 80 كيلوهرتز مع نسبة زيادة في الحجم (OSR) تبلغ 88، مع تبديد 9.8 ميجا واط عند جهد إمداد 1.5 فولت ±.Translated Description (French)
Cet article présente les résultats de la conception et des simulations d'un modulateur Sigma-Delta à capacité commutée à temps discret de deuxième ordre utilisé pour une résolution de 14 bits Sigma-Delta convertisseur analogique-numérique. L'utilisation d'un amplificateur opérationnel est nécessaire pour une faible consommation d'énergie, il est conçu pour fournir une large bande passante et un gain CC modéré. Avec la technologie CMOS 0,35µm, le modulateur ΣΔ atteint une plage dynamique de 86 dB et un rapport signal sur bruit (SNR) de 85 dB sur une bande passante de signal de 80 KHz avec un rapport de suréchantillonnage (OSR) de 88, tout en dissipant 9,8 mW à ±1,5 V tension d'alimentation.Translated Description (Spanish)
Este documento presenta el diseño y los resultados de las simulaciones de un modulador Sigma-Delta de segundo orden de tiempo discreto de condensador conmutado utilizado para una resolución de 14 bits Sigma-Delta convertidor analógico a digital. El uso del amplificador operacional es necesario para un bajo consumo de energía, está diseñado para proporcionar un gran ancho de banda y una ganancia de CC moderada. Con la tecnología CMOS de 0.35µm, el modulador ΣΔ alcanza un rango dinámico de 86 dB y una relación señal-ruido (SNR) de 85 dB en un ancho de banda de señal de 80 KHz con una relación de sobremuestreo (OSR) de 88, mientras disipa 9.8 mW a ±1.5 V de voltaje de suministro.Files
      
        Paper_18-Design_of_A_high_performance_low-power_consumption_discrete_time_Second_order_Sigma-Delta_modulator.pdf.pdf
        
      
    
    
      
        Files
         (484.2 kB)
        
      
    
    | Name | Size | Download all | 
|---|---|---|
| md5:e3f7caeab9207bae46314d9980a9c283 | 484.2 kB | Preview Download | 
Additional details
Additional titles
- Translated title (Arabic)
- تصميم وقت منفصل منخفض استهلاك الطاقة عالي الأداء مغير سيجما- دلتا من الدرجة الثانية المستخدم في المحول التناظري إلى الرقمي
- Translated title (French)
- Conception D'UN modulateur Sigma-Delta DE deuxième ordre À temps discret haute performance ET faible consommation D'énergie utilisé pour LE convertisseur analogique-numérique
- Translated title (Spanish)
- Diseño de un modulador Sigma-Delta de alto rendimiento y bajo consumo de energía en tiempo discreto de segundo orden utilizado para el convertidor analógico a digital
Identifiers
- Other
- https://openalex.org/W2125739122
- DOI
- 10.14569/ijacsa.2012.031118
            
              References
            
          
        - https://openalex.org/W1594101521
- https://openalex.org/W2026933764
- https://openalex.org/W2035028496
- https://openalex.org/W2043491436
- https://openalex.org/W2048606296
- https://openalex.org/W2069902384
- https://openalex.org/W2116695946
- https://openalex.org/W2136492465
- https://openalex.org/W2148972566
- https://openalex.org/W2150279410
- https://openalex.org/W2153660465