Published October 1, 2015
| Version v1
Publication
Open
Hardware/software co-design of power level difference based noise cancellation
Creators
- 1. Hanoi University of Science and Technology
Description
In this paper, the Power Level Difference (PLD)-based noise cancelling algorithm is implemented in a Xilinx FPGA SoC using hardware/software co-design methodology. Thanks to the hardware/software co-design, the complex control part of the algorithm can be fast deployed in software meanwhile the computational part is effectively implemented in hardware. Therefore, the system can not only process the real-time input data but also consumes few hardware resource.
Translated Descriptions
⚠️
This is an automatic machine translation with an accuracy of 90-95%
Translated Description (Arabic)
في هذه الورقة، يتم تنفيذ خوارزمية إلغاء الضوضاء المستندة إلى فرق مستوى الطاقة (PLD) في شركة Xilinx FPGA SoC باستخدام منهجية التصميم المشترك للأجهزة/البرامج. بفضل التصميم المشترك للأجهزة/البرامج، يمكن نشر جزء التحكم المعقد من الخوارزمية بسرعة في البرامج وفي الوقت نفسه يتم تنفيذ الجزء الحسابي بفعالية في الأجهزة. لذلك، لا يمكن للنظام معالجة بيانات الإدخال في الوقت الفعلي فحسب، بل يستهلك أيضًا القليل من موارد الأجهزة.Translated Description (French)
Dans cet article, l'algorithme d'annulation du bruit basé sur la différence de niveau de puissance (PLD) est mis en œuvre dans un SoC FPGA Xilinx en utilisant une méthodologie de co-conception matérielle/logicielle. Grâce à la co-conception matériel/logiciel, la partie de contrôle complexe de l'algorithme peut être rapidement déployée dans le logiciel tandis que la partie informatique est effectivement implémentée dans le matériel. Par conséquent, le système peut non seulement traiter les données d'entrée en temps réel, mais consomme également peu de ressources matérielles.Translated Description (Spanish)
En este documento, el algoritmo de cancelación de ruido basado en la diferencia de nivel de potencia (PLD) se implementa en un SoC FPGA de Xilinx utilizando una metodología de co-diseño de hardware/software. Gracias al codiseño de hardware/software, la parte de control complejo del algoritmo se puede implementar rápidamente en el software, mientras que la parte computacional se implementa de manera efectiva en el hardware. Por lo tanto, el sistema no solo puede procesar los datos de entrada en tiempo real, sino que también consume pocos recursos de hardware.Files
document.pdf
Files
(241.9 kB)
Name | Size | Download all |
---|---|---|
md5:66347bd8ba901e1baf5602b5c5a192d8
|
241.9 kB | Preview Download |
Additional details
Additional titles
- Translated title (Arabic)
- التصميم المشترك للأجهزة/البرامج لفرق مستوى الطاقة القائم على إلغاء الضوضاء
- Translated title (French)
- Co-conception matérielle/logicielle de l'annulation du bruit basée sur la différence de niveau de puissance
- Translated title (Spanish)
- Co-diseño de hardware/software de la cancelación de ruido basada en la diferencia de nivel de potencia
Identifiers
- Other
- https://openalex.org/W2282303259
- DOI
- 10.1109/atc.2015.7388404
References
- https://openalex.org/W1553437616
- https://openalex.org/W1923763959
- https://openalex.org/W1931312565
- https://openalex.org/W1974387177
- https://openalex.org/W1979587326
- https://openalex.org/W2026751142
- https://openalex.org/W2028929783
- https://openalex.org/W2082643061
- https://openalex.org/W2083905998
- https://openalex.org/W2100417866
- https://openalex.org/W2111547209
- https://openalex.org/W2113131123
- https://openalex.org/W2129934596
- https://openalex.org/W2135348427
- https://openalex.org/W2539128713
- https://openalex.org/W3141118935